亚洲国产精品久久久久婷蜜芽,caoporn国产精品免费视频,久久久久久久久免费看无码,国产精品一区在线观看你懂的

歡迎訪問深圳市中小企業(yè)公共服務(wù)平臺(tái)電子信息窗口

SRAM 密度僅提升 5%,消息稱臺(tái)積電 N3 工藝迎來重大挑戰(zhàn)

2023-05-30 來源:IT之家
712

關(guān)鍵詞: 臺(tái)積電 芯片

5 月 30 日消息,根據(jù)國外科技媒體 WikiChip 報(bào)道,臺(tái)積電 N3 工藝節(jié)點(diǎn)的 SRAM 密度和 N5 工藝節(jié)點(diǎn)基本相同。



臺(tái)積電在近日舉辦的 2023 技術(shù)研討會(huì)上,展示了關(guān)于 N3 節(jié)點(diǎn)陣容的更多信息。研討會(huì)上的幻燈片顯示,顯示 N3 工藝雖然改進(jìn)了邏輯密度(logic density),但是 SRAM 密度基本相同。


從最近幾年芯片縮微化來看,SRAM 密度明顯要慢于芯片邏輯密度,也必然對(duì)未來更先進(jìn)的芯片工藝進(jìn)展帶來更大的挑戰(zhàn)。



臺(tái)積電最初聲稱 N3B SRAM 密度比 N5 工藝高 20%,而最新信息顯示,SRAM 密度僅提升 5% 。


SRAM 是處理器晶體管等成本的大頭,在沒有密度改善的情況下,無疑會(huì)推高 N3B 的制造成本。